Conception et modélisation d’un convertisseur Delta Sigma en VHDL-AMS
Le but de ce travail de diplôme est de modéliser dans le langage VHDL-AMS (pour "Very High speed integrated circuit hardware Description Langage - Analog and Mixed Signals") un convertisseur Delta-Sigma présentant une résolution de 8 bits. La première partie du travail de diplôme consistera à faire une modélisation à haut niveau du convertisseur. Ensuite le convertisseur sera dimensionné et simulé dans la technologie TSMC018 en sachant que la fréquence de travail à disposition est de 1 MHz. Finalement le travail se terminera par une modélisation fine du convertisseur.
Etudiant: Thanh-Chau Le
Année: 2004
Département: TIN
Filière: Génie électrique
Type de formation: Plein temps
Partenaire externe: CeTT-MNT
Enseignant responsable: François Salchli
Téléchargement:
- Télécharger l'affiche