Circuit de gestion et d'interfaçage de données pour liaison RF basse consommation

"Ce projet s'inscrit dans le cadre de la conception de liaisons RF entre une station de base et un appareil mobile et miniaturisé - appelé par la suite baladeur - devant fonctionner durant une longue période au moyen d'une pile de faible capacité. Les éléments d'une liaison RF numérique sont composés généralement de deux blocs fonctionnels. Le premier, un transceiver RF est chargé de la modulation et de la démodulation du signal. Le second est chargé, en mode réception, d'interpréter le signal sériel sortant du transceiver ; ce second bloc est souvent formé d'un microcontrôleur. Dans le cas d'un système RF soumis à des contraintes de consommation, le second bloc est chargé de la gestion de la consommation, ce qui peut charger ses ressources, au point qu'il ne peut plus exécuter son programme d'application principal. Ce projet a permis la spécification, le développement et la réalisation sur FPGA d'un prototype de circuit intégré capable de décharger le microcontrôleur des tâches dévolues à la gestion de la communication et de la consommation dans le cas d'une liaison RF."

Etudiant: François Vuadens

Année: 2000

Département: TIN

Filière: Génie électrique (anciennement Microélectronique)

Enseignant responsable: Bertrand Hochet