Amplificateur intégré à offset compensé
Ce travail de diplôme consiste à étudier différentes architectures qui permettent de réduire l'offset d'un amplificateur à entrée différentielle à une valeur inférieure à 300 microvolts au minimum. Traditionnellement un tel amplificateur CMOS présente un offset de quelques millivolts. Une des architectures étudiées fera l'objet d'une intégration dans une technologie CMOS 0.5mm, à deux niveaux de polysilicium et trois niveaux de métal. Finalement des mesures seront effectuées sur cet amplificateur à offset compensé.
Etudiant: Julien Schnider
Année: 2000
Département: TIN
Filière: Génie électrique (anciennement Microélectronique)
Enseignant responsable: François Salchli