Description en VHDL d'une interface pour bus PCI

Le bus PCI prend toujours plus d'importance dans le monde des PCs. Actuellement, toutes les nouvelles cartes mères, pour PCs, disposent de connecteurs PCI. Le développement de cartes périphériques pour ce type de bus revêt une très grande importance actuellement. Le but du projet est de concevoir une description réutilisable en VHDL de l'interface PCI. Cela permettra ensuite d'intégrer une application numérique pour ce bus en utilisant un seul FPGA. Une description VHDL décrira le comportement de l'application. Il suffira ensuite de regrouper les deux descriptions (PCI + application) pour obtenir le contenu du FPGA. Il sera ainsi possible d'utiliser de manière souple le bus PCI et d'obtenir une forte intégration. Le projet comprend l'étude du bus PCI afin de déterminer les caractéristiques principales, la description de l'interface en VHDL avec les simulations. La réalisation sera utilisée pour gérer une mémoire et 8 entrées/sorties. La description de l'interface devra permettre son utilisation pour d'autres applications. A la fin du travail de diplôme, l'étudiant doit fournir une description VHDL (hiérarchique) de l'interface PCI avec les fichiers de simulation (test bench) et une carte prototype pour le bus PCI comprenant un FPGA.

Etudiant: Yves Sonnay

Année: 1998

Département: TIN

Filière: Génie électrique (anciennement Microélectronique)

Enseignant responsable: Etienne Messerli